## Esame di Calcolatori Elettronici T 18 Luglio 2019 (Ing. Informatica)

## Esercizio 1

Progettare un sistema, basato sul processore DLX, dotato di 1 GB di EPROM mappata agli indirizzi bassi e **512 MB di RAM** mappata agli indirizzi alti.

Nel sistema sono presenti due porte: una in input, denominata INPUT PORT, e una in output, denominata OUTPUT\_PORT. Entrambe le porte comunicano con l'esterno mediante il protocollo di *handshake* e sono già state progettate.

I dati letti dalla porta in input devono essere memorizzati all'indirizzo **FFFF2000h** mentre i dati da scrivere in output devono essere letti all'indirizzo FFFF2004h.

Inoltre, Ogni volta che, all'avvenire di un trasferimento (in input o in output), il numero di trasferimenti totali (incluso quello in corso) in input sia dispari e il numero di trasferimenti totali (incluso quello in corso) in output sia dispari, deve essere inviata una richiesta di interruzione al termine del trasferimento nel quel si verifica tale condizione. La richiesta di interruzione così generata deve consentire, mediante un opportuno comando software, di invertire (ovvero, spegnere il led se acceso e accenderlo se spento) lo stato di un LED **inizialmente acceso**.

- Per prima cosa, descrivere sinteticamente la soluzione che s'intende realizzare e indicare chiaramente quali sono i dispositivi utilizzati e segnali di chip-select
- Progettare il sistema, minimizzando le risorse necessarie ed evidenziando eventuali criticità
- Indicare le espressioni di decodifica e il range di indirizzi di tutte le periferiche, le memorie e i segnali
- Scrivere il codice ottimizzato dell'interrupt *handler*
- Si faccia l'ipotesi che i registri da R25 a R29 possano essere utilizzati senza la necessità di doverli ripristinare durante l'esecuzione degli interrupt handler

## Siz foltz Esercizio 2

Con riferimento all'ISA del DLX:

- a) Con quanti bit è codificato l'immediato nelle istruzioni di load e store?
- b) Com'è esteso il valore di tale immediato?
- c) Com'è calcolato l'indirizzo di accesso alla memoria e con quanti bit è codificato tale indirizzo?

## Esercizio 3

- 1) A cosa serve una forwarding unit? Serve soult pe stelle e pisolvere 2) Che tipo di rete è?
- 3) Quali informazioni elabora la forwarding unit? RSI, RSZ, RDI, RDZ, CODOP

Risposte vaghe e/o non focalizzate sulle domande del testo non saranno prese in considerazione.

CHIP SELECT 1 GB EPROM 7 512 MB RAH CS\_EPROK\_O = BA31 BEO CS\_RATI\_ 0 = BA31 BA30 BEO B61 362 BE3 CS\_INPUT\_PORT = BA 31 BA 30 BEO CS\_ OUTPUT\_ PORT = U BEI CS\_ SWITCH\_ LED = " BE3 CS\_READ\_INT\_STATUS = " BEZ . KEKRD PORTE DI I/O CS\_INPUT\_PORT -> CS CS\_OUTPUT\_PORT -> CS RES (- RESET)

MEHWIR -> WR OUTPUT OBF -> OBF OF PORT ACK -- ACK OBF EXT. - ACIT OUTSUT  $\mathbb{C}$  [5...8]  $\mathbb{C}$  DC4...0] DATA\_OUT 000\_TUI + TU9TUE\_TUI + TU9UI\_TUI = (XXG 07)7UI RESET 78911\_7U]\_ Z -- S\_INT\_OUTPUT INT\_OUTPUT\_ HEHRD HEHRD









TUPTUD\_DOD\_ = TUT\_ULTITA\_WPUT + WT\_ULTITA\_OUPPUT



CODICE

Oh HANDLER LH | RZ5, 0×8000 4h LBU RZ6, 0×0002 (RZ5) 8h ANDI RZ7, R26, 0×0080 Ch B602 RZ7, INPUT /OUTPUT 10h SB RO, 0×0003 (RZ5) 14h RFE

2 Oh INPUTIONTPUT LHI RZ8, O×FFFF
24 h ANDI RZ7, RZ6, O×0008
Z8 h BKQ2 RZ7, ONTPUT
2Ch LBU LBU RZ1, O×0000 (RZ6)

30 h SB SB RZ7, 0 × 2000 (RZ8)
34 h RFE RFE

40 h OUTPUT LBU RZ7, 0x 2004 (RZ8)

44h SB RZ7, 0×000, (RZ5)
48h RFE